Yeni Bir Açık Çevrimli X2 Kazançlı Rezidü Kuvvetlendirici İle Cmos Pıpelıne Analog Sayısal Çevirici Tasarımı

dc.contributor.advisor Zeki, Ali tr_TR
dc.contributor.author Karpuz, Osman tr_TR
dc.contributor.department Elektronik Mühendisliği tr_TR
dc.contributor.department Electronics Engineering en_US
dc.date 2010 tr_TR
dc.date.accessioned 2015-05-11T11:31:22Z
dc.date.available 2015-05-11T11:31:22Z
dc.description Tez (Yüksek Lisans) -- İstanbul Teknik Üniversitesi, Fen Bilimleri Enstitüsü, 2010 tr_TR
dc.description Thesis (M.Sc.) -- İstanbul Technical University, Institute of Science and Technology, 2010 en_US
dc.description.abstract Bu çalışmada yeni bir açık çevrimli x2 kazançlı rezidü kuvvetlendirici ile CMOS pipeline analog sayısal çevirici tasarımı yapılmıştır. Analog sayısal çevirici mimarilerinden biri olan pipeline analog sayısal çevirici yapısı, geniş bir kullanım alanına sahiptir. Bu yapı, uygulama alanlarına göre farklı çözünürlüklerde ve örnekleme hızlarında tasarlanabilmektedir. Yapılan çalışmada pipeline analog sayısal çevirici yapısının özellikleri ve çalışması anlatılarak, MATLAB Simulink® ortamında oluşturulan model ile benzetimler gerçekleştirilmiştir. Açık çevrimli pipeline analog sayısal çevirici kat yapısı incelenmiştir. Önerilen açık çevrimli x2 kazançlı kuvvetlendirici devresi ele alınarak devrinin tasarımı ile birlikte, yapılan deneysel ölçüm sonuçlarına yer verilmiştir. Pipeline analog sayısal çevirici yapısında kullanılan diğer temel devre yapılarından birim kazançlı örnekleme - tutma devresi ve karşılaştırıcı devre yapısı incelenerek benzetimleri yapılmıştır. Sayısal analog dönüştürme, çıkarma ve rezidü kuvvetlendirme işlemleri aynı devre yapısı üzerinde gerçekleştirilmiştir. Bu yapıda, önerilen açık çevrimli x2 kazançlı kuvvetlendirici devre kullanılmıştır. Pipeline analog sayısal çevirici yapısında kullanılan katlar 1 bit çözünürlüklü katlardır. Bu katlar bahsi geçen devre yapıları ile oluşturulmuştur. Giriş katı, ara katlar ve son katı içeren pipeline analog sayısal çevirici yapısında katlar arasındaki beklemeler D flip flop dizilerinden oluşan ötelemeli kaydediciler ile giderilerek sayısal çıkış işaretleri elde edilmiştir. Kullanılan devrelerin ve pipeline analog sayısal çeviricinin tasarımları ve benzetimleri Cadence Tasarım Ortamında gerçekleştirilmiştir. Sonuç olarak yeni bir açık çevrimli x2 kazançlı rezidü kuvvetlendirici ile CMOS pipeline analog sayısal çevirici tasarımı yapılmış ve sistemin benzetim sonuçları sunulmuştur. tr_TR
dc.description.abstract In this study, a CMOS pipeline analog to digital converter is designed with a new open loop x2 gain residue amplifier. The structure of pipeline analog to digital converter which is a kind of analog to digital converter architectures has a wide range of usage area. Pipeline analog to digital converters could be designed in different resolutions and sampling speeds due to their application areas. The main characteristics and the operating principle of pipeline analog to digital converter are described, the converter structure is modeled and simulations are performed in MATLAB Simulink® Environment. Open loop pipeline analog to digital converter stage structure is analyzed, proposed open loop x2 gain residue amplifier is designed and the experimental measurement results of this open loop amplifier is given. The other main circuits that are needed for operations of pipeline stages are designed. Most significant circuits are comparator, unity gain sample and hold circuit, digital to analog converter, subtraction circuit and amplifier. Digital to analog conversion, residue amplification and subtraction are performed in the same circuit structure. Open loop x2 gain amplifier is used in this circuit structure. 1 bit resolution stages are used in pipeline analog to digital converter. These stages are constructed with the main significant circuits. The latencies between the pipeline stages are removed by shift registers that are designed with D flip flop arrays in the pipeline analog to digital converter and the digital output signals of the converter are acquired. Designs and the simulations of the circuits used and the converter are performed in Cadence Design Environment. As a result, the design of CMOS pipeline analog to digital converter with a new open loop x2 gain residue amplifier is carried out and simulation results of the system are presented. en_US
dc.description.degree Yüksek Lisans tr_TR
dc.description.degree M.Sc. en_US
dc.identifier.uri http://hdl.handle.net/11527/1139
dc.publisher Fen Bilimleri Enstitüsü tr_TR
dc.publisher Institute of Science and Technology en_US
dc.rights İTÜ tezleri telif hakkı ile korunmaktadır. Bunlar, bu kaynak üzerinden herhangi bir amaçla görüntülenebilir, ancak yazılı izin alınmadan herhangi bir biçimde yeniden oluşturulması veya dağıtılması yasaklanmıştır. tr_TR
dc.rights İTÜ theses are protected by copyright. They may be viewed from this source for any purpose, but reproduction or distribution in any format is prohibited without written permission. en_US
dc.subject Açık çevrimli rezidü kuvvetlendirici, Pipeline ADC tr_TR
dc.subject Open loop residue amplifier en_US
dc.subject Pipeline ADC en_US
dc.title Yeni Bir Açık Çevrimli X2 Kazançlı Rezidü Kuvvetlendirici İle Cmos Pıpelıne Analog Sayısal Çevirici Tasarımı tr_TR
dc.title.alternative Cmos Pipeline Analog To Digital Converter Design With A New Open Loop X2 Gain Residue Amplifier en_US
dc.type Thesis en_US
dc.type Tez tr_TR
Dosyalar
Orijinal seri
Şimdi gösteriliyor 1 - 1 / 1
thumbnail.default.alt
Ad:
10706.pdf
Boyut:
2.16 MB
Format:
Adobe Portable Document Format
Açıklama
Lisanslı seri
Şimdi gösteriliyor 1 - 1 / 1
thumbnail.default.placeholder
Ad:
license.txt
Boyut:
3.14 KB
Format:
Plain Text
Açıklama