FBE- Elektronik Mühendisliği Lisansüstü Programı - Yüksek Lisans
Bu koleksiyon için kalıcı URI
Gözat
Konu "Açık çevrimli rezidü kuvvetlendirici, Pipeline ADC" ile FBE- Elektronik Mühendisliği Lisansüstü Programı - Yüksek Lisans'a göz atma
Sayfa başına sonuç
Sıralama Seçenekleri
-
ÖgeYeni Bir Açık Çevrimli X2 Kazançlı Rezidü Kuvvetlendirici İle Cmos Pıpelıne Analog Sayısal Çevirici Tasarımı(Fen Bilimleri Enstitüsü, ) Karpuz, Osman ; Zeki, Ali ; Elektronik Mühendisliği ; Electronics EngineeringBu çalışmada yeni bir açık çevrimli x2 kazançlı rezidü kuvvetlendirici ile CMOS pipeline analog sayısal çevirici tasarımı yapılmıştır. Analog sayısal çevirici mimarilerinden biri olan pipeline analog sayısal çevirici yapısı, geniş bir kullanım alanına sahiptir. Bu yapı, uygulama alanlarına göre farklı çözünürlüklerde ve örnekleme hızlarında tasarlanabilmektedir. Yapılan çalışmada pipeline analog sayısal çevirici yapısının özellikleri ve çalışması anlatılarak, MATLAB Simulink® ortamında oluşturulan model ile benzetimler gerçekleştirilmiştir. Açık çevrimli pipeline analog sayısal çevirici kat yapısı incelenmiştir. Önerilen açık çevrimli x2 kazançlı kuvvetlendirici devresi ele alınarak devrinin tasarımı ile birlikte, yapılan deneysel ölçüm sonuçlarına yer verilmiştir. Pipeline analog sayısal çevirici yapısında kullanılan diğer temel devre yapılarından birim kazançlı örnekleme - tutma devresi ve karşılaştırıcı devre yapısı incelenerek benzetimleri yapılmıştır. Sayısal analog dönüştürme, çıkarma ve rezidü kuvvetlendirme işlemleri aynı devre yapısı üzerinde gerçekleştirilmiştir. Bu yapıda, önerilen açık çevrimli x2 kazançlı kuvvetlendirici devre kullanılmıştır. Pipeline analog sayısal çevirici yapısında kullanılan katlar 1 bit çözünürlüklü katlardır. Bu katlar bahsi geçen devre yapıları ile oluşturulmuştur. Giriş katı, ara katlar ve son katı içeren pipeline analog sayısal çevirici yapısında katlar arasındaki beklemeler D flip flop dizilerinden oluşan ötelemeli kaydediciler ile giderilerek sayısal çıkış işaretleri elde edilmiştir. Kullanılan devrelerin ve pipeline analog sayısal çeviricinin tasarımları ve benzetimleri Cadence Tasarım Ortamında gerçekleştirilmiştir. Sonuç olarak yeni bir açık çevrimli x2 kazançlı rezidü kuvvetlendirici ile CMOS pipeline analog sayısal çevirici tasarımı yapılmış ve sistemin benzetim sonuçları sunulmuştur.